|
發表於 2013-2-24 10:15:24
|
顯示全部樓層
本文章最後由 pie1394 於 2013-2-24 10:16 編輯
H.265/HEVC MainProfile@L4 encoder , 如果是要比 H.264/AVC HighProfile@L4 壓出省快 50% 的編碼率, 聽說大概需要 100 倍的運算能力~~~
對於廣播用器材, 動用 Xilinx Virtex 7 或 Altera Stratix5 這種等級的 FPGA 好幾顆, 去最佳化整個運算, 應該是跑不掉的...
不然就要等 H.265 ME (Motion Estimation) 規格硬體加速的 chipset 出來, 才能壓低 real-time encoder 的價格...
記得 H.264 的最佳化暴力 ME 單元設計, 是每個 cycle 可以算出 4x4 個點, 在指定的 motion vector 值的狀況, 在 43 種可用的排列組合模式中, 哪個 SAD (Sum of Absolute Difference) 的值最小... 可以想像 H.265 可以用的排列組合是會更多而已...
|
|